Variant 1669266075.
Ниже приведена страничная таблица для страничной организации памяти с размером страницы :
Каждый адрес представлен в форме где p и d - номер страницы и смещение соответственно. Виртуальный адрес соответствует реальному адресу
Рассмотрим компьютерную многопроцессорную архитектуру, где каждый процессор имеет свой собственный кеш, и где все они конкурируют за доступ к системной шине (критическому ресурсу).
Каждый процессор может выполнить одну инструкцию за 500 наносекунд, если инструкция ссылается на закешированные ячейки памяти. Но если происходит кеш-промах, то выполнение инструкций процессором задерживается на дополнительных 2000 наносекунд, причем первую половину этой задержки шина обслуживает запрос, а вторую половину задержки, результат этого запроса помещается в кеш процессора и происходят другие действия, а шина может обслуживать запросы от других процессоров. В среднем, каждая инструкция содержит два указателя на память, а кеш-промахи случаются в 1% указателей.
Какую часть пропускной способности шины использует один процессор, если игнорировать конкуренцию других процессоров?
Выберите выражение в польской префиксной форме, соответствующее выражению
( и - операции обычной арифметики).
Обозначим через реверс (полную перестановку) для строки x. Тогда для реверс конкатенации строк x и y, будет:
Для программного фрагмента
p:=1; k:=0; while k<n do begin p:=2*p; k:=k+1; end;